Hogyan Bias Field Effect Transistor
Fix Bias
1
Csatlakoztasson egy csatoló kondenzátort ( C1) és egy ellenállás (Rg ) a FET kapuja terminál .
2
csatlakoztassa a gate -source feszültség ( VGS ) a negatív pólussal csatolt egyik végét a Rg . Tartsa a forrása terminál a FET pozitív a kapuhoz. A jel alkalmazzák szerte a kondenzátor és fejleszteni az egész ellenállás .
3
Számoljuk ki a DC feszültségesés ( Vg ) az egész Rg , az alábbi képlettel :
Vg lg = Rg
Mivel a kapu mindig negatív tekintetében a forrás, nem folyik áram az Rg és a kapu terminál aktuális tehát 0: Ig =
0Vds = Vdd - Id RdVs = 0VVc = VdsV = VgsVgs = - VGG
Hol :
Vs - Forrás voltageVds - Drain-Source voltageVgs - kapu forrás feszültség
önfeltöltődési
4
Csatlakoztassa a VGS pozitív terminál a forrás és a negatív terminál a kaput .
5
Csatlakozás két ellenállás : az egyik az egész kapu és az Rg , a másik az egész forrás és az Rs.
6
Határozza meg a feszültség a Rs alábbi képlettel :
Vs = Id Ft
Hol :
Id - Drain currentVgs = Vg - Vs = 0 - IdRs = - Id Ft
feszültségesést az R biztosítja a torzító feszültséget ( VGS ) futtatásához szükséges a FET .
feszültség Divider Bias
7
Csatlakozás feszültség - osztó áramkört , ahogy a feszültség - elválasztó kapcsolási rajz (lásd referenciák) .
8
Fordított elfogultság a kaput, hogy nem folyik áram át rajta.
9
Határozza gate feszültsége az alábbi képlettel :
Vg = ( Vdd /Rg1 + Rg2 ) Rg2
Hol :
Vg - kapu voltageVdd - Feszültség a lefolyó terminalRg1 - Ellenállás át a kaput, és drainRg2 - Ellenállás át a kapun , és az akkumulátor terminál